异步的, cascadable 8k/16k/32k/64k x9 fifos
cy7c460a/cy7c462a
cy7c464a/cy7c466a
Cypress 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文档 #: 38-06011 rev. *a 修订 12月 26, 2002
60A
特性
• 高-速, 低-电源, 第一-在 第一-输出 (fifo)
memories
• 8k x 9 先进先出 (cy7c460a)
• 16k x 9 先进先出 (cy7c462a)
• 32k x 9 先进先出 (cy7c464a)
• 64k x 9 先进先出 (cy7c466a)
• 10-ns 进入 时间, 20-ns 读/写 循环 时间
• 高-速 50-mhz 读/写 独立 的
depth/宽度
• 低 运行 电源
—I
CC
= 60 毫安
—I
SB
=8 毫安
• 异步的 读/写
• empty 和 全部 flags
• half 全部 标记 (在 standalone 模式)
• retransmit (在 standalone 模式)
• ttl-兼容
• 宽度 和 depth expansion 能力
•
5V
±
10% 供应
•
plcc, lcc, 300-mil 和 600-mil 插件 包装
•
三-状态 输出
•
管脚 兼容 密度 upgrade 至 cy7c42x/46x 家族
•
管脚 兼容 和 functionally 相等的 至 idt7205,
idt7206, idt7207, idt7208
函数的 描述
这 cy7c460a, cy7c462a, cy7c464a, 和 cy7c466a 是
各自, 8k, 16k, 32k, 和 64k words 用 9-bit 宽 first-in
第一-输出 (先进先出) memories. 各自 先进先出 记忆 是 有组织的
此类 那 这 数据 是 读 在 这 一样 sequential 顺序 那 它
是 写. 全部 和 empty flags 是 提供 至 阻止 在-
run 和 underrun. 三 额外的 管脚 是 也 提供 至
facilitate unlimited expansion 在 宽度, depth, 或者 两个都. 这
depth expansion 技巧 steers 这 控制 信号 从 一个
设备 至 另一 用 passing tokens.
这 读 和 写 行动 将 是 异步的; 各自
能 出现 在 一个 比率 的 向上 至 50 mhz. 这 写 运作 occurs
当 这 写 (w
) 信号 是 低. 读 occurs 当 读
(r
) 变得 低. 这 nine 数据 输出 go 至 这 高-imped-
ance 状态 当 r
是 高.
一个 half 全部 (hf) 输出 标记 是 提供 那 是 有效的 在 这 stan-
dalone (单独的 设备) 和 宽度 expansion 配置. 在
这 depth expansion 配置, 这个 管脚 提供 这 ex-
pansion 输出 (xo
) 信息 那 是 使用 至 tell 这 next 先进先出
那 它 将 是 使活动.
在 这 standalone 和 宽度 expansion 配置, 一个 低
在 这 retransmit (rt
) 输入 导致 这 fifos 至 retransmit
这 数据. 读 使能 (r
) 和 写 使能 (w) 必须 两个都 是
高 在 一个 retransmit 循环, 和 然后 r是 使用 至 进入
这 数据.
这 cy7c460a, cy7c462a, cy7c464a, 和 cy7c466a 是
fabricated 使用 cypress
’
s 先进的 0.5µ ram3 cmos tech-
nology. 输入 静电释放 保护 是 更好 比 2000v 和
获得-向上 是 阻止 用 细致的 布局 和 这 使用 的 守卫
rings.
32K x
逻辑 块 图解
管脚
配置
1
2
3
4
5
6
7
8
9
10
11
12
15
16
17
18
19
20
24
23
22
21
13
14
25
28
27
26
顶 视图
插件
W
D
8
D
3
D
2
D
1
D
0
XI
FF
Q
0
Q
1
Q
2
地
V
CC
D
4
FL/rt
MR
EF
XO/hf
Q
7
R
plcc/lcc
顶 视图
Q
3
Q
8
D
5
D
6
D
7
Q
6
Q
5
Q
4
4 3 2 1 32 31 30
14 15 16 17 18 19 20
5
6
7
8
9
10
11
12
13
29
28
27
26
25
24
23
22
21
FL/rt
MR
EF
XO/hf
Q
7
D
6
Q
6
D
7
NC
读
控制
写
控制
写
POINTER
重置
逻辑
EXPANSION
逻辑
内存 排列
8K x 9
16K x 9
9
DATAINPUTS
(d
0
−
D
8
)
三
–
状态
缓存区
数据输出
(q
0
-q
8
)
W
读
POINTER
标记
逻辑
R
XI
EF
FF
XO/hf
MR
FL/rt
D
2
D
1
D
0
XI
FF
Q
0
Q
1
NC
Q
2
D
D
W
NC
V
D
D
3
8
cc
4
5
Q
Q
地
NC
R
Q
Q
3
8
4
5
C46XA
–
1
C46XA
–
2
C46XA
–
3
7C460A
7C462A
7C464A
7C460A
7C462A
7C464A
64K x 9
7C466A
7C466A
双 端口