10
56f827 技术的 数据
D0
(gpiog0)
125 输入/输出
输入/输出
数据 总线
—D0–d15 具体说明 这 数据 为 外部 程序 或者 数据
记忆 accesses. d0-d15 是 触发-陈述 当 这 外部 总线 是
inactive.
端口 g gpio
—这些 16 一般 目的 i/o (gpio) 管脚 能 是
individually 编写程序 作 输入 或者 输出 管脚.
之后 重置, 这 default 状态 是 地址 总线.
D1
(gpiog1)
126
D2
(gpiog2)
127
D3
(gpiog3)
128
D4
(gpiog4)
1
D5
(gpiog5)
2
D6
(gpiog6)
3
D7
(gpiog7)
6
D8
(gpiog8)
7
D9
(gpiog9)
8
D10
(gpiog10)
9
D11
(gpiog11)
10
D12
(gpiog12)
11
D13
(gpiog13)
12
D14
(gpiog14)
13
D15
(gpiog15)
14
PS
(pcs0)
18 输出
程序 记忆 选择
—PS
是 asserted 低 为 外部 程序
记忆 进入. 这个 管脚 能 也 是 编写程序 作 一个 可编程序的
碎片 选择.
表格 3. 56f827 信号 和 包装 信息 为 这 128 管脚 lqfp (持续)
信号 名字 管脚 非. 类型 描述
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.