73K222AL
v.22, v.21, bell 212a, 103
单独的-碎片 modem
5
并行的 微处理器 接口
(持续)
名字 28-管脚 类型 描述
WR
13 I
写. 一个 低 在 这个 informs 这 73k222al 那 数据 是 有 在
ad0-ad7 为 writing 在 一个 内部的 寄存器. 数据 是 latched 在 这
rising 边缘 的
WR
. 非 数据 是 写 除非 两个都
WR
和 这 latched
CS
是 低.
串行 微处理器 接口
a0-a2 - I 寄存器 地址 选择. 这些 线条 carry 寄存器 地址 和
应当 是 有效的 在 任何 读 或者 写 运作.
数据 - i/o 串行 控制 数据. 数据 为 一个 读/写 运作 是 clocked 在 或者 输出
在 这 下落 边缘 的 这 exclk 管脚. 这 方向 的 数据 流动 是
控制 用 这
RD
管脚.
RD
低 输出 数据.
RD
高 输入 数据.
RD
- I 读. 一个 低 在 这个 输入 informs 这 73k222al 那 数据 或者 状态
信息 是 正在 读 用 这 处理器. 这 下落 边缘 的 这
RD
信号 将 initiate 一个 读 从 这 addressed 寄存器. 这
RD
信号
必须 continue 为 第八 下落 edges 的 exclk 在 顺序 至 读 所有 第八
位 的 这 关联 寄存器. 读 数据 是 提供 lsb 第一. 数据
将 不 是 输出 除非 这
RD
信号 是 起作用的.
WR
- I 写. 一个 低 在 这个 输入 informs 这 73k222al 那 数据 或者 状态
信息 有 被 shifted 在 通过 这 数据 管脚 和 是 有
为 writing 至 一个 内部的 寄存器. 这 正常的 程序 为 一个 写 是 至
变换 在 数据 lsb 第一 在 这 数据 管脚 为 第八 consecutive 下落
edges 的 exclk 和 然后 至 脉冲波
WR
低. 数据 是 写 在 这
rising 边缘 的
WR
.
便条: 这 串行 控制 模式 是 提供 用 tying ale 高 和
CS
低. 在 这个 配置 ad7 变为
数据 和 ad0, ad1 和 ad2 变为 这 地址 仅有的. 看 定时 图解 在 页 20.