ics9248-134
pd# 定时 图解
这 电源 向下 选择 是 使用 至 放 这 部分 在 一个 非常 低 电源 状态 没有 turning 止 这 电源 至 这 部分. pd# 是
一个 异步的 起作用的 低 输入. 这个 信号 needs 至 是 同步 内部的 至 这 设备 较早的 至 powering 向下 这
时钟 synthesizer.
内部的 clocks 是 不 运动 之后 这 设备 是 放 在 电源 向下. 当 pd# 是 起作用的 低 所有 clocks 需要 至 是 驱动 至
一个 低 值 和 使保持 较早的 至 turning 止 这 vcos 和 结晶. 这 电源 向上 latency needs 至 是 较少 比 3 ms. 这 电源
向下 latency 应当 是 作 短的 作 可能 但是 conforming 至 这 sequence (所需的)东西 显示 在下. 这 ref 和 48mhz
clocks 是 预期的 至 是 stopped 在 这 低 状态 作 soon 作 可能. 预定的 至 这 状态 的 这 内部的 逻辑, stopping 和
支持 这 ref 时钟 输出 在 这 低 状态 将 需要 更多 比 一个 时钟 循环 至 完全.
注释:
1. 所有 定时 是 关联 至 这 内部的 cpuclk (定义 作 inside 这 ics9248 设备).
2. 作 显示, 这 输出 停止 低 在 这 next 下落 边缘 之后 pd# 变得 低.
3. pd# 是 一个 异步的 输入 和 metastable 情况 将 exist. 这个 信号 是 同步 inside 这个 部分.
4. 这 shaded sections 在 这 vco 和 这 结晶 信号 表明 一个 起作用的 时钟.
5. 图解 显示 和 遵守 至 133mhz. 类似的 运作 当 cpu 是 100mhz.