ics9248-134
组 补偿
T
一个
= 0 - 70
º
c; v
DD
= 3.3 v +/-5%, v
DDL
= 2.5 v +/-5%; c
L
= 20 pf (除非 否则 陈述)
组 补偿 度量 负载 measure 点
cpu 至 3v66 0.0-1.5 ns; cpu leads. cpu @ 20pf, 3v66 @ 30pf cpu @ 1.25v, 3v66 @ 1.5v
3v66 至 pci 0.5-4.0 ns; 3v66 leads. 3v66 @ 30pf, pci @ 30pf 3v66 @ 1.5v, pci @ 1.5v
cpu 至 ioapic 0.5-4.0 ns; cpu leads. cpu @ 20pf, ioapic @ 20pf cpu @ 1.25v, ioapic @ 1.25v
cpu 至 pci 0.5-4.0 ns; cpu leads. cpu @ 20pf, pci @ 30pf cpu @ 1.25v, pci @ 1.5v
1
有保证的 用 设计, 不 100% 测试 在 生产.
电的 特性 - cpuclk
T
一个
= 0 - 70
º
c; v
DD
= 3.3 v +/-5%, v
DDL
= 2.5 v +/-5%; c
L
= 20 pf (除非 否则 陈述)
参数 标识 情况 最小值 典型值 最大值 单位
输出 阻抗
1
R
DSP2B
V
O
= v
DD
*(0.5) 13.5 30 45
Ω
输出 阻抗
1
R
DSN2B
V
O
= v
DD
*(0.5) 13.5 32 45
Ω
输出 高 电压 V
OH2B
I
OH
= -12.0 毫安 2 2.24 V
输出 低 电压 V
OL2B
I
OL
= 12.0 毫安 0.31 0.4 V
输出 高 电流 I
OH2B
V
OH
= 1.7 v -31 -19 毫安
输出 低 电流 I
OL2B
V
OL
= 0.7 v 19 25 毫安
上升 时间
1
t
r2B
V
OL
= 0.4 v, v
OH
= 2.0 v 1.1 1.6 ns
下降 时间
1
t
f2B
V
OH
= 2.0 v, v
OL
= 0.4 v 1.4 1.8 ns
Dut
yCycle
1
d
t2B
V
T
= 1.25 v; cpu 发生率 < 135 mhz 45 50 55
%
Skew
1
t
sk2B
V
T
= 1.25 v 53 175 ps
V
T
= 1.25 v; cpu 发生率 <135 mhz 179 275
V
T
= 1.25 v; cpu 发生率 >=135 mhz
231 350
1
有保证的 用 设计, 不 100% 测试 在 生产.
jitter, 循环-至-循环
1
ps
t
jcyc-cyc2b
电的 特性 - cpu/2
T
一个
= 0 - 70
º
c; v
DD
= 3.3 v +/-5%, v
DDL
= 2.5 v +/-5%; c
L
= 20 pf (除非 否则 陈述)
参数 标识 情况 最小值 典型值 最大值 单位
输出 阻抗
1
R
DSP2B
V
O
= v
DD
*(0.5) 13.5 30 45
Ω
输出 阻抗
1
R
DSN2B
V
O
= v
DD
*(0.5) 13.5 31 45
Ω
输出 高 电压 V
OH2B
I
OH
= -12.0 毫安 2 2.2 V
输出 低 电压 V
OL2B
I
OL
= 12.0 毫安 0.31 0.4 V
输出 高 电流 I
OH2B
V
OH
= 1.7 v -31 -19 毫安
输出 低 电流 I
OL2B
V
OL
= 0.7 v 19 26 毫安
上升 时间
1
t
r2B
V
OL
= 0.4 v, v
OH
= 2.0 v 1.1 1.6 ns
下降 时间
1
t
f2B
V
OH
= 2.0 v, v
OL
= 0.4 v 1.1 1.6 ns
职责 循环
1
d
t2B
V
T
= 1.25 v 45 49 55 %
V
T
= 1.25 v; cpu 发生率 <135 mhz 227 275
V
T
= 1.25 v; cpu 发生率 >=135 mhz
306 350
1
有保证的 用 设计, 不 100% 测试 在 生产.
jitter, 循环-至-循环
1
ps
t
jcyc-cyc2b