首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:99142
 
资料名称:74HC
 
文件大小: 87.96K
   
说明
 
介绍:
HCMOS family characteristics
 
 


: 点此下载
  浏览型号74HC的Datasheet PDF文件第14页
14
浏览型号74HC的Datasheet PDF文件第15页
15
浏览型号74HC的Datasheet PDF文件第16页
16
浏览型号74HC的Datasheet PDF文件第17页
17

18
浏览型号74HC的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
march 1988 18
飞利浦 半导体
hcmos 家族 特性 家族 规格
交流 切换 参数
f
i
输入 频率; 为 combinatorial 逻辑 设备
这 最大 号码 的 输入 和 输出
切换 在 一致 和 这 设备
函数 表格. 为 sequential 逻辑 设备 这
时钟 频率 使用 alternate 高 和 低
为 数据 输入 或者 使用 这 toggle 模式,
whichever 是 适用.
f
o
输出 频率; 各自 输出.
f
最大值
最大 时钟 频率; 时钟 输入
波形 应当 有 一个 50% 职责 因素 和
是 此类 作 至 导致 这 输出 至 是 切换
从 10%v
CC
至 90%v
CC
在 一致 和
这 设备 函数 表格.
t
h
支撑 时间; 这 间隔 立即 下列的 这
时钟 脉冲波) 或者 下列的 这 转变 的 这
控制 输入 至 它的 闭锁 水平的, 在 这个
间隔 这 数据 至 是 公认的 必须 是
maintained 在 这 输入 至 确保 它们的
持续 recognition. 一个 负的 支撑 时间
indicates 那 这 准确无误的 逻辑 水平的 将 是
released 较早的 至 这 定时 脉冲波 和 安静的 是
公认的.
t
r
,
t
f
时钟 输入 上升 和 下降 时间; 10% 和 90%
值.
t
PHL
传播 延迟; 这 时间 在 这
specified 涉及 点, 正常情况下 这 50%
点 为 74hc 和 74hcu 设备 在 这
输入 和 输出 波形 和 这 1.3 v
点 为 这 74hct 设备, 和 这 输出
changing 从 这 defined 高 水平的 至 这
defined 低 水平的.
t
PLH
传播 延迟; 这 时间 在 这
specified 涉及 点, 正常情况下 这 50%
点 为 74hc 和 74hcu 设备 在 这
输入 和 输出 波形 和 这 1.3 v 要点
为 这 74hct 设备, 和 这 输出
changing 从 这 defined 低 水平的 至 这
defined 高 水平的.
t
PHZ
3-状态 输出 使不能运转 时间; 这 时间 在
这 specified 涉及 点, 正常情况下 这
50% 点 为 这 74hc 和 74hcu 设备
和 这 1.3 v 点 为 这 74hct 设备 在
这 输出 使能 输入 电压 波形 和 一个
要点 representing 10% 的 这 输出 摆动 在
这 输出 电压 波形 的 一个 3-状态
设备, 和 这 输出 changing 从
一个 高 水平的 (v
OH
) 至 一个 高 阻抗
止-状态 (z).
t
PLZ
3-状态 输出 使不能运转 时间; 这 时间 在
这 specified 涉及 点, 正常情况下 这
50% 点 为 这 74hc 设备 和 这 1.3 v
点 为 这 74hct 设备 在 这 输出
使能 输入 电压 波形 和 一个 要点
representing 10% 的 这 输出 摆动 在 这
输出 电压 波形 的 一个 3-状态
设备, 和 这 输出 changing 从 一个 低
水平的 (v
OL
) 至 一个 高 阻抗 止-状态 (z).
t
PZH
3-状态 输出 使能 时间; 这 时间 在
这 specified 涉及 点, 正常情况下 这
50% 点 为 这 74hc 设备 和 1.3 v
点 为 这 74hct 设备 在 这 输出
使能 输入 电压 波形 和 这 50%
要点 在 这 输出 电压 波形 的 一个
3-状态 设备, 和 这 输出 changing 从 一个
高 阻抗 止-状态 (z) 至 一个 高 水平的
(v
OH
).
t
PZL
3-状态 输出 使能 时间; 这 时间 在
这 specified 涉及 点, 正常情况下 这
50% 点 为 这 74hc 设备 和 这 1.3 V
点 为 这 74hct 设备 在 这 输出
使能 输入 电压 波形 和 这 50%
要点 在 这 输出 电压 波形 的 一个
高 阻抗 止-状态 (z) 至 一个 低 水平的
(v
OL
).
t
rem
除去 时间; 这 时间 在 这 终止 的 一个
或者 重置 输入, 和 这 earliest 容许的
beginning 的 一个 同步的 控制 输入,
典型地 一个 时钟 输入, 正常情况下 量过的 在
这 50% 点 为 74hc 设备 和 这 1.3 V
点 为 这 74hct 设备 在 两个都 输入
电压 波形.
t
su
设置-向上 时间; 这 间隔 立即 preceding
这 时钟 脉冲波) 或者 preceding 这 转变 的
这 控制 输入 至 它的 闭锁 水平的, 在
这个 间隔 这 数据 至 是 公认的 必须
是 maintained 在 这 输入 至 确保 它们的
recognition. 一个 负的 设置-向上 时间 indicates
那 这 准确无误的 逻辑 水平的 将 是 initiated
sometime 之后 这 起作用的 转变 的 这
定时 脉冲波 和 安静的 是 公认的.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com