首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:993204
 
资料名称:IDT72V275L15PF
 
文件大小: 213K
   
说明
 
介绍:
3.3 VOLT CMOS SuperSync FIFO
 
 


: 点此下载
  浏览型号IDT72V275L15PF的Datasheet PDF文件第19页
19
浏览型号IDT72V275L15PF的Datasheet PDF文件第20页
20
浏览型号IDT72V275L15PF的Datasheet PDF文件第21页
21
浏览型号IDT72V275L15PF的Datasheet PDF文件第22页
22

23
浏览型号IDT72V275L15PF的Datasheet PDF文件第24页
24
浏览型号IDT72V275L15PF的Datasheet PDF文件第25页
25
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
23
商业的 和 工业的 温度 范围idt72v275/72v285
注释:
1. 使用 一个 和 门 在 idt 标准 模式, 一个 或者 门 在 fwft 模式.
2. 做 不 连接 任何 输出 控制 信号 直接地 一起.
3. 先进先出 #1 和 先进先出 #2 必须 是 这 一样 depth, 但是 将 是 不同的 文字 widths.

宽度 expansion 配置
文字 宽度 将 是 增加 simply 用 连接 一起 这 控制
信号 的 多样的 设备. 状态 flags 能 是 发现 从 任何 一个
设备. 这 exceptions 是 这
EF
FF
功能 在 idt 标准 模式
和 这
IR
或者
功能 在 fwft 模式. 因为 的 变化 在 skew
在 rclk 和 wclk, 它 是 可能 为
EF
/
FF
deassertion 和
IR
/
或者
assertion 至 相异 用 一个 循环 在 fifos. 在 idt 标准 模式,
此类 问题 能 是 避免 用 creating composite flags, 那 是, anding
depth expansion 配置 (fwft 模式 仅有的)
这 idt72v275 能 容易地 是 adapted 至 产品 需要 depths
更好 比 32,768 和 65,536 为 这 idt72v285 和 一个 18-位 总线 宽度.
在 fwft 模式, 这 fifos 能 是 连接 在 序列 (这 数据 输出 的 一个
先进先出 连接 至 这 数据 输入 的 这 next) 和 非 外部 逻辑 需要.
这 结果 配置 提供 一个 总的 depth 相等的 至 这 总 的 这
depths 有关联的 和 各自 单独的 先进先出. 图示 20 显示 一个 depth expansion
使用 二 idt72v275/72v285 设备.
小心 应当 是 带去 至 选择 fwft 模式 在 主控 重置 为 所有 fifos
在 这 depth expansion 配置. 这 第一 文字 写 至 一个 empty
配置 将 通过 从 一个 先进先出 至 这 next ("波纹 向下") 直到 它 最终
呈现 在 这 输出 的 这 last 先进先出 在 这 chain–no 读 运作 是
需要 但是 这 rclk 的 各自 先进先出 必须 是 自由-运动. 各自 时间 这 数据
文字 呈现 在 这 输出 的 一个 先进先出, 那 设备's
或者
线条 变得 低,
enabling 一个 写 至 这 next 先进先出 在 线条.
为 一个 empty expansion 配置, 这 数量 的 时间 它 takes 为
或者
这 last 先进先出 在 这 chain 至 go 低 (i.e. 有效的 数据 至 呈现 在 这 last 先进先出's
输出) 之后 一个 文字 有 被 写 至 这 第一 先进先出 是 这 总 的 这 延迟
为 各自 单独的 先进先出:
(n – 1)*(4*transfer 时钟) + 3*t
RCLK
在哪里 n 是 这 号码 的 fifos 在 这 expansion 和 t
RCLK
是 这 rclk 时期.
便条 那 extra 循环 应当 是 增加 为 这 possibility 那 这 t
SKEW3
规格 是 不 符合 在 wclk 和 转移 时钟, 或者 rclk 和 转移
时钟, 为 这
或者
标记.
这 "波纹 向下" 延迟 是 仅有的 noticeable 为 这 第一 文字 写 至 一个 empty
depth expansion 配置. 那里 将 是 非 延迟 evident 为 subsequent
words 写 至 这 配置.
这 第一 自由 location 创建 用 读 从 一个 全部 depth expansion
配置 将 "bubble 向上" 从 这 last 先进先出 至 这 previous 一个 直到 它 最终
moves 在 这 第一 先进先出 的 这 chain. 各自 时间 一个 自由 location 是 创建 在 一个
先进先出 的 这 chain, 那 先进先出's
IR
线条 变得 低, enabling 这 preceding 先进先出
至 写 一个 文字 至 fill 它.
EF
的 每 先进先出, 和 separately anding
FF
的 每 先进先出. 在 fwft 模式,
composite flags 能 是 创建 用 oring
或者
的 每 先进先出, 和 separately
ORing
IR
的 每 先进先出.
图示 19 demonstrates 一个 宽度 expansion 使用 二 idt72v275/72v285
设备. d
0
- d
17
从 各自 设备 表格 一个 36-位 宽 输入 总线 和 q
0
-q
17
从 各自 设备 表格 一个 36-位 宽 输出 总线. 任何 文字 宽度 能 是 attained
用 adding 额外的 idt72v275/72v285 设备.
写 时钟 (wclk)
m + n m n
主控 重置 (
MRS
)
读 时钟 (rclk)
数据 输出
n
m + n
写 使能 (
WEN
)
全部 标记/输入 准备好 (
FF
/
IR
)
可编程序的 (
PAF
)
可编程序的 (
PAE
)
empty 标记/输出 准备好 (
EF
/
或者
) #2
输出 使能 (
OE
)
读 使能 (
REN
)
m
加载 (
LD
)
IDT
72V275
72V285
empty 标记/输出 准备好 (
EF
/
或者
) #1
partial 重置 (
PRS
)
IDT
72V275
72V285
4512 drw 22
全部 标记/输入 准备好 (
FF
/
IR
) #2
half-全部 标记 (
HF
)
第一 文字 下降 通过/
串行 输入 (fwft/si)
retransmit (
RT
)
#1
先进先出
#2
(1)
(1)
D
0
- dm
数据 在
Dm
+1
- dn
Q
0
- qm
Qm
+1
- qn
先进先出
#1
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com