4
管脚 描述
管脚 非. 管脚 名字 管脚 描述
11, 19, 26 AGND 相似物 地面.
13, 24 一个
VDD
相似物 供应 (+2.7v 至 +3.6v).
28 CLK 时钟 iinput.
27 DGND 连接 至 数字的 地面.
10 D
VDD
数字的 供应 (+2.7v 至 +3.6v).
20 FSADJ 全部 规模 电流 调整. 使用 一个 电阻 至 地面 至 调整 全部 规模 输出 电流. 全部 规模 输出
电流 = 32 x v
FSADJ
/r
设置
.
14, 23 NC 不 内部 连接. 推荐 非 连接.
12, 25 icomp, qcomp 补偿 管脚 为 内部的 偏差 一代. 各自 管脚 应当 是 individually decoupled 至 agnd 和
一个 0.1
µ
f 电容.
1-8, 29-48 id13-id0, qd13-qd0 数字的 数据 输入 端口. 位 13 是 大多数 signi
fi
cant 位 (msb) 和 位 0 是 这 least signi
fi
cant 位 (lsb).
15, 22 iouta, qouta 电流 输出 的 这 设备. 全部 规模 输出 电流 是 达到 当 所有 输入 位 是 设置 至 二进制的 1.
16,21 ioutb, qoutb complementary 电流 输出 的 这 设备. 全部 规模 输出 电流 是 达到 在 这 complementary
输出 当 所有 输入 位 是 设置 至 二进制的 0.
17 REFIO Reference 电压 输入 如果 内部的 涉及 是 无能. 这 内部的 涉及 是 不 将 至 驱动 一个
external 加载. 使用 0.1
µ
f cap 至 地面 当 内部的 涉及 是 使能.
18 REFLO 连接 至 相似物 地面 至 使能 内部的 1.2v 涉及 或者 连接 至 av
DD
至 使不能运转 内部的 涉及.
9 睡眠 连接 至 数字的 地面 或者 leave
fl
oating 为 正常的 运作. 连接 至 dv
DD
为 睡眠 模式.
ISL5929