lattice 半导体 ispmach 4000v/b/c/z 家族 数据 薄板
7
Table 5. 产品 期 expansion 能力
每 时间 这 超级的 cluster allocator 是 使用, 那里 是 一个 incremental 延迟 的 t
EXP
.当 这 超级的 cluster alloca-
tor 是 使用, 所有 destinations 其它 比 这 一个 正在 steered 至, 是 给 这 值 的 地面 (i.e., 如果 这 超级的 clus-
ter 是 steered 至 m (n+4), 然后 m (n) 是 地面).
Macrocell
这 16 macrocells 在 这 glb 是 驱动 用 这 16 输出 从 这 逻辑 allocator. 各自 macrocell 包含 一个 pro-
grammable xor 门, 一个 可编程序的 寄存器/获得, along 和 routing 为 这 逻辑 和 控制 功能.
图示 5 显示 一个 graphical 描述 的 这 macrocell. 这 macrocells 喂养 这 orp 和 grp. 一个 直接 输入
从 这 i/o cell 准许 designers 至 使用 这 macrocell 至 construct 高-速 输入 寄存器. 一个 可编程序的
延迟 在 这个 path 准许 designers 至 choose 在 这 fastest 可能 设置-向上 时间 和 零 支撑 时间.
图示 5. macrocell
增强 时钟 多路调制器
这 时钟 输入 至 这
fl
ip-
fl
运算 能 选择 任何 的 这 四 块 clocks along 和 这 shared pt 时钟, 和 真实 和
complement 形式 的 这 optional 单独的 期 时钟. 一个 8:1 多路调制器 结构 是 使用 至 选择 这 时钟. 这
第八 来源 为 这 时钟 多路调制器 是 作 跟随:
• 块 clk0
• 块 clk1
Expansion
Chains
macrocells 有关联的 和 expansion chain
(和 wrap周围)
最大值 pt/
Macrocell
chain-0 M0
→
M4
→
M8
→
M12
→
M0 75
chain-1 M1
→
M5
→
M9
→
M13
→
M1 80
chain-2 M2
→
M6
→
M10
→
M14
→
M2 75
chain-3 M3
→
M7
→
M11
→
M15
→
M3 70
单独的 pt
块 clk0
块 clk1
块 clk2
块 clk3
pt 时钟 (optional)
shared pt 时钟
CE
d/t/l Q
RP
shared pt initialization
pt initialization/ce (optional)
pt initialization (optional)
从 逻辑 allocator
电源-向上
Initialization
至 orp
至 grp
从 i/o cell
延迟