首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:998881
 
资料名称:LC723732
 
文件大小: 230K
   
说明
 
介绍:
ETR Microcontrollers
 
 


: 点此下载
  浏览型号LC723732的Datasheet PDF文件第10页
10
浏览型号LC723732的Datasheet PDF文件第11页
11
浏览型号LC723732的Datasheet PDF文件第12页
12
浏览型号LC723732的Datasheet PDF文件第13页
13

14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ps 非. 5931-14/14
lc723732/40/48/56/64
这个 catalog 提供 信息 作 的 六月, 1998. 规格 和 信息 在此处 是 主题 至 改变
没有 注意.
非 产品 描述 或者 包含 在此处 是 将 为 使用 在 外科的 implants, 生命-支持 系统, 太空
设备, nuclear 电源 控制 系统, vehicles, disaster/crime-prevention 设备 和 这 like, 这 失败 的
这个 将 直接地 或者 indirectly 导致 伤害, death 或者 所有物 丧失.
anyone purchasing 任何 产品 描述 或者 包含 在此处 为 一个 在之上-提到 使用 将要:
接受 全部 责任 和 赔偿 和 defend sanyo electric co., 有限公司., 它的 affiliates, 附属机构 和
分发 和 所有 它们的 officers 和 employees, jointly 和 severally, 相反 任何 和 所有 claims 和 litigation 和 所有
损坏, 费用 和 expenses 有关联的 和 此类 使用:
不 impose 任何 责任 为 任何 故障 或者 negligence 这个 将 是 cited 在 任何 此类 claim 或者 litigation 在
sanyo electric co., 有限公司., 它的 affiliates, 附属机构 和 分发 或者 任何 的 它们的 officers 和 employees
jointly 或者 severally.
信息 (包含 电路 图解 和 电路 参数) 在此处 是 为 例子 仅有的; 它 是 不 有保证的 为
容积 生产. sanyo believes 信息 在此处 是 精确 和 可依靠的, 但是 非 guarantees 是 制造 或者 暗指
关于 它的 使用 或者 任何 infringements 的 智力的 所有物 权利 或者 其它 权利 的 第三 部.
持续 从 preceding 页.
Mnemonic
Operand
函数 行动 函数
操作指南 format
1st 2nd
M P1n 输入 port1 数据 至 m M
(p1n) 1 1 1 0 1 0 DH DL P1n
输出 M P1n 输出 内容 的 m 至 端口 1 P1n
M 1 1 1 0 1 1 DH DL P1n
INR M P2n 输入 端口 2 数据 至 m M
(p2n) 0 0 1 1 1 0 DH DL P2n
OUTR M P2n 输出 内容 的 m 至 端口 2 P2n
(m) 0 0 1 1 1 1 DH DL P2n
SPB P1n N 设置 端口 1 位 (p1n)n
1 0 0 0 0 0 0 1 0 P1n N
RPB P1n N 重置 端口 1 位 (p1n)n
0 0 0 0 0 0 0 1 1 P1n N
TPT P1n N
测试 端口 1 位, 然后 skip 如果 所有 位
如果 (p1n)n = 所有 1, 然后 skip 1 1 1 1 1 1 0 0 P1n N
指定 是 真实
TPF P1n N
测试 端口 1 位, 然后 skip 如果 所有 位
如果 (p1n)n = 所有 0, 然后 skip 1 1 1 1 1 1 0 1 P1n N
指定 是 false
BANK I 选择 bank BANK
I 1 1 1 1 1 0 0 1 0 0 I
MVTL
move 程序 记忆 数据 指定 用
DTR
(只读存储器
ADR
)
0 0 0 0 0 0 0 0 0 0 1 1
adr 至 dtr
SR move adr/dtr 至 堆栈 堆栈
(adr/dtr) 1 1 1 1 1 0 0 1 1 0 0 0 SR
流行音乐 SR move 堆栈 至 adr/dtr adr/dtr
堆栈 1 1 1 1 1 0 0 1 1 0 0 1 SR
I 设置 页 标记 页 标记
I 0 0 0 0 0 0 0 0 0 1 1 1 I
HALT I halt 模式 控制
halt reg
i,
0 0 0 0 0 0 0 0 0 1 0 0 I
然后 cpu 时钟 停止
CKSTP 时钟 停止 停止 xtal osc 如果 支撑 = 0 0 0 0 0 0 0 0 0 0 1 0 1
NOP 非 运作 非 运作 0 0 0 0 0 0 0 0 0 0 0 0
i/o 说明
bank 切换
说明
表格 涉及
说明
堆栈 manipulation
说明
其它 说明
操作指南
f e d c b 一个 9 8 7 6 5 4 3 2 1 0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com